Rechnerarchitektur: Aufbau, Organisation und Implementierung

Front Cover
Springer-Verlag, Jul 2, 2013 - Computers - 362 pages
Das kompakte Lehrbuch, erprobt in Lehrveranstaltungen in Tübingen und Leipzig, beschreibt die hardware-technischen Merkmale moderner Rechnerarchitekturen und herstellerabhängig deren konkrete Implementierungen. Neben der virtuellen Speicherverwaltung werden die Mikroprogrammierung und die Pipelineverarbeitung sowie deren Implementierungs-Besonderheiten behandelt. Breiten Raum in der Diskussion nehmen die Rechnerarchitekturen mit Superskalar- und Superpipeline-Funktionseinheiten ein. Modernste leistungssteigernde Maßnahmen, die unter dem Oberbegriff "Dynamic Execution" zusammengefaßt werden können, werden am Beispiel des Intel-Mikroprozessors "Pentium Pro" vorgestellt. Hardware-Einrichtungen zur Unterstützung des Betriebssystems, die Ein- und Ausgabe, Vektorrechner und Parallelrechner bilden weitere für den Leser interessante Themenkomplexe.
 

Contents

Section 1
1
Section 2
3
Section 3
15
Section 4
22
Section 5
23
Section 6
30
Section 7
33
Section 8
59
Section 12
139
Section 13
147
Section 14
223
Section 15
235
Section 16
247
Section 17
269
Section 18
287
Section 19
305

Section 9
73
Section 10
87
Section 11
133
Section 20
307
Section 21
333
Copyright

Other editions - View all

Common terms and phrases

Abbildung adressiert Adreßraum Adreßräume Adreẞumsetzpuffer Anfangsadresse Anzahl Architektur ausgelesen Befehl Befehlsregister Befehlszähler beiden benötigt benutzt besteht Betriebssystem Betriebssystems Bit breite Branch Byte Cache Cache-Speicher Cacheline cher Chip Chips dargestellt Data Daten Decoder effektive Adresse Ein-/Ausgabe Einfachst-Rechner Eintrag Endian enthält entsprechenden erfolgt Ergebnis ersten externen Seitenspeicher Fall Firma Funktionseinheiten geladen Gleitkomma Größe Grund Hardware Hauptspei Hauptspeicher implementiert Inhalt insgesamt Instruction Intel invertierten Seitentafel Jahre KByte laden LOAD Maschinenbefehle Maschinenzyklus MByte Mehrzweckregister Memory Mikroprogramm Mikroprozessor MIPS modernen Rechnerarchitekturen möglich momentan Motorola muß Opcode Operanden Operation Parallelrechner Pentium Pipeline Plattenspeicher PowerPC Privilegstufen Programm Prozeß Prozesse Prozessor Prüf-Bits Rahmen reale Adresse Rechner Rechnerarchitekturen Register RISC-Architekturen Schnellspeicher Segment Segmentregister Seite sogenannten Speicherzelle spezielle Stack stellt Steuersignale Stufe Superskalare Transistoren Überwacher Unterprogramm unterschiedlichen Vektor Vektorrechner Verfügung verschiedenen verwendet Verzweigung Verzweigungsbefehl virtuelle Speichertechnik virtuelle Speicherverwaltung virtuellen Adresse virtuellen Adreßumsetzung virtuellen Speichers werthöchste Wort zeigt Zentraleinheit Zugriff Zugriffszeit Zusätzlich zwei Zyklus

About the author (2013)

Dr. rer. nat. Paul Herrmann ist wissenschaftlicher Mitarbeiter mit dem Arbeitsgebiet "Logic Design Automation" am Institut für Informatik der Universität Leipzig. Das Buch entstand auf der Grundlage eines Skriptums und Lehrveranstaltungen zusammen mit Prof. Spruth, Universität Leipzig.

Bibliographic information